主页
FPGA培训
关于平台
企业孵化
峰会大赛
展厅预约
FPGA知识库
联系我们
登录 注册
首页 > 技术文章 > SiFive为最小面积最低功耗的RISC-V设计推出E2 Core IP系列
SiFive为最小面积最低功耗的RISC-V设计推出E2 Core IP系列
来源: 2021-09-30 15:43

完全可配置的先进功能集支持广泛的应用,包括微控制器、物联网、可穿戴设备和智能卡

 

加州圣马特奥 2018 年 6 月 26 日电 / 美通社 / -- 世界领先的商业 RISC-V 处理器 IP 提供商 SiFive 今天宣布推出其为嵌入式设备使用设计的可配置的小面积、低功耗微控制器(MCU)核心 E2 Core IP 系列。E2 系列通过两个新的标准核心扩展了 SiFive 的产品系列,分别是为微控制器、传感器融合、minion 核心和智能物联网市场提供主流性能的 E21 以及为微控制器、物联网、模拟混合信号和有限状态机应用而设计的最节能的 SiFive 标准核心 E20。此外,该公司还宣布改进其现有的标准 E3 和 E5 核心 IP 系列。

 

SiFive E20 和 E21 针对那些需要极低成本、低功耗计算,但能够从 RISC-V 软件生态系统内完全集成中获益的市场而设计。完全兼容与其他高性能 SiFive 核心相同的软件栈、工具、编译器和生态系统厂商,E2 系列使这些新市场能够利用自 2016 年 SiFive 首次推出商业 RISC-V 核心以来一直呈指数级增长的强大软件生态系统。这两个核心都是可完全合成且经过验证的 IP 软核,可以跨多个设计节点进行扩展。新产品系列提供了各种新功能,包括完全可配置的内存映射、多个可配置端口、紧密集成的内存(TIM)、快速 IO 访问和用于极快中断响应、硬件优先级和抢占优先级的新 CLIC 中断控制器。

 

此外,SiFive 使设计者能够根据他们特定的应用需求配置一个 SiFive RISC-V Core 系列,能够在指定的 Core 系列内微调性能、微结构特征、面积密度、内存子系统等等。客户可以直接利用经过硅验证的标准 SiFive Core IP (如 E21),也可以使用它作为自定义的起点。

 

SiFive 联合创始人兼首席技术官 Yunsup Lee 表示:“SiFive 的 Core IP 是全球使用最广泛的 RISC-V 核心的基础,不仅风险最低,也是最便捷的 RISC-V 路径。。我们的 Core IP 系列利用 RISC-V 固有的可升级性,为任何应用提供一整套可定制的核心——从基于我们新的 E2 Core IP 系列的微型微控制器到我们先前宣布的支持 Linux 的多核 U Core IP 系列。”

 

除了宣布新的 E2 Core 系列之外,SiFive 还改进了其 E3 和 E5 系列,以支持面向高性能嵌入式应用的固有多核心配置。除了多核心支持之外,E3 和 E5 系列还有一个新改进的乘法器,使 E31 和 E51 标准核心能够在仍然使用开源 GCC 编译器的同时实现超过 3 CoreMarks/MHz。E3 和 E5 系列是如存储、工业、调制解调器和网络等高性能实时应用的理想之选。

 

SiFive 将在 6 月 27 日之前在旧金山莫斯克尼会议中心举行的 Design Automation Conference 的 RISC-V Foundation 2638 展位展示 E21。垂询 SiFive 的 RISC-V Core IP 的更多信息,包括完整数据表、规格和应用说明


声明:文章来源于与非网,本文内容及配图的版权归版权所有人所有,内容仅代表作者个人观点,不代表本网站观点或证实其内容的真实性。对于本网刊载的各类评论非本网评论员评论,仅代表评论者个人观点,并不代表本网证实或赞成其描述。如其他媒体、网站或个人转载使用,需保留本网注明的“稿件来源”,并自负法律责任。本文转载仅为更好的传播行业信息,若有内容图片侵权或者其他问题,请及时通过邮件联系我们,以便做侵删处理。